中国电子技术网

设为首页 网站地图 加入收藏

 
 

并行数模转换器分辨率的扩展

关键词:并行数模转换器

时间:2024-02-27 10:15:46      来源:网络

在并行DAC中存在的一个普遍问题是随着DAC分辨率的提高需要的面积也越来越大。此外,MSB元件值与LSB元件值之比也在增大。我们知道元件的匹配精度随着元件和元件的比值的增大而降低,因此,本节将分析几种能够在元件比和分辨率之间进行权衡的方法,从而使匹配精度不会随着DAC分辨率的增加而下降, 不仅如此, DAC需要的面积也会减少。

在并行DAC中存在的一个普遍问题是随着DAC分辨率的提高需要的面积也越来越大。此外,MSB元件值与LSB元件值之比也在增大。我们知道元件的匹配精度随着元件和元件的比值的增大而降低,因此,本节将分析几种能够在元件比和分辨率之间进行权衡的方法,从而使匹配精度不会随着DAC分辨率的增加而下降, 不仅如此, DAC需要的面积也会减少。

我们将列举两种能实现上述权衡的方法。种是用类似按比例缩放的方法将DAC组合起来。单个DAC或者子DAC可以被组合在一起, 适当地划分每个 DAC的模拟输出, 然后将它们相加,构成整个模拟输出。

另一种方法是可以适当地划分每个子 DAC 的基准电压,再将所有的单个模拟输出相加,第二种方法综合了各种按比例缩放的方法,从而可得到每种缩放方法的性能。相同缩放类型DAC的组合

图10.3-1给出了用M位子DAC和K位子DAC实现M+K位DAC的方法。这里,我们认为两个子 DAC使用了同样的按比例缩放方法。一个子DAC转换M个MSB位,另一个DAC转换K个LSB位. LSB之 DAC 的模拟输出除以?2?以进行适当的缩放。合并后的子 DAC 的模拟输出可以表示为:

  • 分享到:

 

猜你喜欢

  • 新闻
  • 新品
  • 方案

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow