“在现实生活中,要想消除应用中的所有电源噪声是不可能的。任何系统都不可能完全不受电源噪声的影响。因此,作为 ADC 的用户,设计人员必须在电源设计和布局布线阶段就做好积极应对。在设计人员面临众多电源选择的情况下,为高速 ADC 设计清洁电源时可能会面临巨大挑战。在利用高效开关电源而非传统 LDO 的场合,这尤其重要。此外,多数 ADC 并未给出高频电源抑制规格,这是选择正确电源的一个关键因素。
”在现实生活中,要想消除应用中的所有电源噪声是不可能的。任何系统都不可能完全不受电源噪声的影响。因此,作为 ADC 的用户,设计人员必须在电源设计和布局布线阶段就做好积极应对。在设计人员面临众多电源选择的情况下,为高速 ADC 设计清洁电源时可能会面临巨大挑战。在利用高效开关电源而非传统 LDO 的场合,这尤其重要。此外,多数 ADC 并未给出高频电源抑制规格,这是选择正确电源的一个关键因素。
本技术文章将描述用于测量转换器 AC 电源抑制性能的技术,由此为转换器电源噪声灵敏度确立一个基准。我们将对一个实际电源进行的简单噪声分析,展示如何把这些数值应用于设计当中,以验证电源是否能满足所选转换器的要求。总之,本文将描述一些简单的指导方针,以便带给用户一些指导,帮助其为高速转换器设计电源。
当今许多应用都要求高速采样模数转换器(ADC)具有 12 位或以上的分辨率,以便用户能够进行更精确的系统测量。然而,更高分辨率也意味着系统对噪声更加敏感。系统分辨率每提高一位,例如从 12 位提高到 13 位,系统对噪声的敏感度就会提高一倍。因此,对于 ADC 设计,设计人员必须考虑一个常常被遗忘的噪声源——系统电源。ADC 属于 敏感型器件,每个输入(即模拟、时钟和电源输入)均应平等对待,以便如数据手册所述,实现最佳性能。噪声来源众多,形式多样,噪声辐射会影响性能。
图 1
当今电子业界的时髦概念是新设计在降低成本的同时还要“绿色环保”。具体到便携式应用,它要求降低功耗、简化热管理、最大化电源效率并延长电池使用时间。然而,大多数 ADC 的数据手册建议使用线性电源,因为其噪声低于开关电源。这在某些情况下可能确实如此,但新的技术发展证明,开关电源可以也用于通信和医疗应用(见参考文献 部分的“How to Test Power Supply Rejection Ratio (PSRR) in an ADC”(如何测试 ADC 中的电源抑制比(PSRR)))。
本文介绍对于了解高速 ADC 电源设计至关重要的各种测试测量方法。为了确定转换器对供电轨噪声影响的敏感度,以及确定供电轨必须处于何种噪声水平才能使 ADC 实现预期性能,有两种测试十分有用:一般称为电源抑制比(PSRR)和电源调制比(PSMR)。
模拟电源引脚详解
一般不认为电源引脚是输入,但实际上它确实是输入。它对噪声和失真的敏感度可以像时钟和模拟输入引脚一样敏感。即使进入电源引脚的信号实际上是直流,而且一般不会出现重复性波动,但直流偏置上仍然存在有定量的噪声和失真。导致这种噪声的原因可能是内部因素,也可能是外部因素,结果会影响转换器的性能。
想想经典的应用案例,其中,转换器采样时钟信号中有噪声或抖动。采样时钟上的抖动可能表现为近载波噪声,并且 / 或者还可能表现为宽带噪声。这两种噪声都取决于所使用的振荡器和系统时钟电路。即使把理想的模拟输入信号提供给理想的 ADC,时钟杂质也会在输出频谱上有所表现,如图 2 所示。
图 2. 采样时钟噪声对理想数字化正弦波的影响
由该图可以推论出是电源引脚。用一个模拟电源引脚(AVDD)代替图 2 中的采样时钟输入引脚。相同的原理在此同样适用,即任何噪声(近载波噪声或宽带噪声)将以这种卷积方式出现在输出频谱上。然而,有一点不同;可以将电源引脚视为带一个 40 dB 至 60 dB 的衰减器(具体取决于工艺和电路拓扑结构)的宽带输入引脚。在通用型 MOS 电路 结构中,任何源极引脚或漏极引脚在本质上都是与信号路径相隔离的(呈阻性),从而带来大量衰减,栅极引脚或信号路径则不是这样。假定该设计采用正确的 电路结构类型来使隔离效果达到最大化。在电源噪声非常明显的情况下,有些类型(如共源极)可能并不是十分合适,因为电源是通过阻性元件偏置的,而该阻性元件后来又连接到输出 级,如图 3 和图 4 所示。AVDD 引脚上的任何调制、噪声等可能更容易表现出来,从而对局部和 / 邻近电路造成影响。这正是需要了解并探索转换器 PSRR 数据的原因所在。
图 3. 不同的电路拓扑结构——实现方案 A
图 4. 不同的电路拓扑结构——实现方案 B
正如不同实现方式所示,存在寄生 R、C 和失配造成的不同频率特性。记住,工艺也在不断变小,随着工艺的变小,可用带宽就会增加,可用速率也会提升。考虑到这一点,这意味着更低的电源和更小的阈值。为此,为什么不把电源节点当作高带宽输入呢,就像采样时钟或模拟输入引脚一样呢?
何谓电源抑制
当供电轨上有噪声时,决定 ADC 性能的因素主要有三个,它们是 PSRR-dc、PSRR-ac 和 PSMR。PSRR-dc 指电源电压的变化与由此产生的 ADC 增益或失调误差的变化之比值,它可以用最低有效位(LSB)的分数、百分比或对数 dB (PSR = 20 × log10 (PSRR))来表示,通常规定采用直流条件。
但是,这种方法只能揭示 ADC 的一个额定参数随电源电压可能会如何变化,因此无法证明转换器的稳定性。更好的方法是在直流电源之上施加一个交流信号,然后测试电源抑制性能(PSRR-ac),从而主动通过转换器电路耦合信号(噪声源)。这种方法本质上是对转换器进行衰减,将其自身表现为杂散(噪声),它会在某一给定幅度升高至转换器 噪底以上。其意义是表明在注入噪声和幅度给定的条件下转换器何时会崩溃。同时,这也能让设计人员了解到多大的电源噪声会影响信号或加入到信号中。PSMR 则以不同的方式影响转换器,它表明当与施加的模拟输入信号进行调制时,转换器对电源噪声影响的敏感度。这种影响表现为施加于转换器的 IF 频率附近的调制,如果电源设计不严 谨,它可能会严重破坏载波边带。
总之,电源噪声应当像转换器的任何其他输入一样进行测试和处理。用户必须了解系统电源噪声,否则电源噪声会提高转换器噪底,限制整个系统的动态范围。
电源测试
图 6 所示为在系统板上测量 ADC PSRR 的设置。分别测量每个电源,以便更好地了解当一个交流信号施加于待测电源之上时,ADC 的动态特性。开始时使用一个高容值电容,例如 100 µF 非极化电解质电容。电感使用 1 mH,充当直流电源的交流阻塞器,一般将它称为“偏置 -T”,可以购买采用连接器式封装的产品。
使用示波器测量交流信号的幅度,将一个示波器探针放在电源进入待测 ADC 的电源引脚上。为简化起见,将施加于电源上的交流信号量定义为一个与转换器输入满量程相关的值。例如,如果 ADC 的满量程为 2V p-p,则使用 200 mV p-p 或–20 dB。接下来让转换器的输入端接地(不施加模拟信号), 查找噪底 /FFT 频谱中处于测试频率的误差杂散,如图 5 所示。若要计算 PSRR,只需从 FFT 频谱上所示的误差杂散值中减去–20 dB 即可。例如,如果误差杂散出现在噪底的–80 dB 处,则 PSRR 为–80 dB – –20 dB,即–60 dB(PSRR = 误差杂散(dB) – 示波器测量结果(dB))。–60 dB 的值似乎并不大,但如果换算成电压,它相当于 1 mV/V(或 10−60/20),这个数字对于任何转换器数据手册中的 PSRR 规格而言都并不鲜见。
图 5. PSRR—FFT 频谱示例
图 6. 典型的 PSRR 测试设置
下一步是改变交流信号的频率和幅度,以便确定 ADC 在系统板中的 PSRR 特性。数据手册中的大部分数值是典型值,可能只针对最差工作条件或最差性能的电源。例如,相对于其他电源,5 V 模拟电源可能是最差的。应确保所有电源的特性都有说明,如果说明得不全面,请咨询厂家。这样,设计人员将能为每个电源设置适当的设计约束条件。
请记住,使用 LC 配置测试 PSRR/PSMR 时有一个缺点。当扫描目标频段时,为使 ADC 电源引脚达到所需的输入电平,波形发生器输出端所需的信号电平可能非常高。这是因为 LC 配置会在某一频率(该频率取决于所选的值)形成陷波滤波器。这会大大增加陷波滤波器处的接地电流,该电流可能会进入模拟输入端。要解决这一问题,只需在测试频率 造成测量困难时换入新的 LC 值。这里还应注意,LC 网络在直流条件下也会发生损耗。记住要在 ADC 的电源引脚上测量直流电源,以便补偿该损耗。例如,5 V 电源经过 LC 网络后,系统板上可能只有 4.8 V。要补偿该损耗,只需升高电源电压即可。
PSMR 的测量方式基本上与 PSRR 相同。不过在测量 PSMR 时,需将一个模拟输入频率施加于测试设置,如图 7 所示。
图 7. 典型的 PSMR 测试设置
另一个区别是仅在低频施加调制或误差信号,目的是查看此信号与施加于转换器的模拟输入频率的混频效应。对于这种测试,通常使用 1 kHz 至 100 kHz 频率。只要能在基频周围看到误差信号即混频结果,则说明误差信号的幅度可以保持相对恒定。但也不妨改变所施加的调制误差信号幅度,以便进行检查,确保此值恒定。为了获得最终结果, 最高(最差)调制杂散相对于基频的幅度之差将决定 PSMR 规格。图 8 所示为实测 PSMR FFT 频谱的示例。
图 8. PSMR—部分 FFT 频谱示例
电源噪声分析
对于转换器和最终的系统而言,必须确保任意给定输入上的噪声不会影响性能。前面已经介绍了 PSRR 和 PSMR 及其重要意义,下面将通过一个示例说明如何应用所测得的数值。该示例将有助于设计人员明白,为了了解电源噪声并满足系统设计需求,应当注意哪些方面以及如何正确设计。
首先,选择转换器,然后选择调节器、LDO、开关调节器等。并非所有调节器都适用。应当查看调节器数据手册中的噪声和纹波指标,以及开关频率(如果使用开关调节器)。典型调节器在 100 kHz 带宽内可能具有 10 µV rms 噪声。假设该噪声为白噪声,则它在目标频段内相当于 31.6 nV rms/√Hz 的噪声密度。
接着检查转换器的电源抑制指标,了解转换器的性能何时会因为电源噪声而下降。在第一奈奎斯特区 fS/2,大多数 高速转换器的 PSRR 典型值为 60 dB (1 mV/V)。如果数据手册 未给出该值,请按照前述方法进行测量,或者询问厂家。
使用一个 2 V p-p 满量程输入范围、78 dB SNR 和 125 MSPS 采样速率的 16 位 ADC,其噪底为 11.26 nV rms。任何来源的噪声都必须低于此值,以防其影响转换器。在第一奈奎斯特区,转换器噪声将是 89.02 µV rms (11.26 nV rms/√Hz) × √(125 MHz/2)。虽然调节器的噪声(31.6 nv/√Hz)是转换器的两倍以上,但转换器有 60 dB 的 PSRR,它会将开关调节器的噪声抑制到 31.6 pV/√Hz (31.6 nV/√Hz × 1 mV/V)。这一噪声比转换器的噪底小得多,因此调节器的噪声不会降低转换器的性能。
电源滤波、接地和布局同样重要。在 ADC 电源引脚上增加 0.1 µF 电容可使噪声低于前述计算值。请记住,某些电源引脚吸取的电流较多,或者比其他电源引脚更敏感。因此应当慎用去耦电容,但要注意某些电源引脚可能需要额外的去耦电容。在电源输出端增加一个简单的 LC 滤波器也有助 于降低噪声。不过,当使用开关调节器时,级联滤波器能将噪声抑制到更低水平。需要记住的是,每增加一级增益就会每 10 倍频程增加大约 20 dB。
最后需要注意的一点是,这种分析仅针对单个转换器而言。如果系统涉及到多个转换器或通道,噪声分析将有所不同。例如,超声系统采用许多 ADC 通道,这些通道以数字方式求和来提高动态范围。基本而言,通道数量每增加一倍,转换器 / 系统的噪底就会降低 3 dB。对于上例,如果使用两个转换器,转换器的噪底将变为一半(−3 dB);如果 使用四个转换器,噪底将变为−6 dB。之所以如此,是因为每个转换器可以当作不相关的噪声源来对待。不相关噪声源彼此之间是独立的,因此可以进行 RSS(平方和的平方根)计算。最终,随着通道数量增加,系统的噪底降低,系统将变得更敏感,对电源的设计约束条件也更严格。
分享到:
猜你喜欢