中国电子技术网

设为首页 网站地图 加入收藏

 
 

集成运放的使用

关键词:集成运放

时间:2024-03-21 10:42:57      来源:网络

目前集成运放的常见封装方式有金属壳封装和双列直插式封装,外形如图3.7.1 所示,以后者居多。双列直插式有8、10、12、14、16 管脚等种类,虽然它们的外引线排列日趋标准化,但各制造厂仍略有区别。因此,使用运放前必须查阅有关手册,辨认管脚,以便正确连线。

一、集成运放的外引线(管脚) 

目前集成运放的常见封装方式有金属壳封装和双列直插式封装,外形如图3.7.1 所示,以后者居多。双列直插式有8、10、12、14、16 管脚等种类,虽然它们的外引线排列日趋标准化,但各制造厂仍略有区别。因此,使用运放前必须查阅有关手册,辨认管脚,以便正确连线。

二、参数测量

使用运放之前往往要用简易测试法判断其好坏,例如用万用表电阻的中间挡(“×100 Ω”或“×1kΩ”挡,避免电流或电压过大)对照管脚测试有无短路和断路现象。必要时还可采用测试设备量测运放的主要参数。

三、调零和设置偏置电压

由于失调电压及失调电流的存在,输入为零时输出往往不为零。对于内部无自动稳零措施的运放需外加调零电路,使之在零输入时输出为零。

对于单电源供电的运放,常需在输入端加直流偏置电压,设置合适的静态点,以便能放大正、负两个方向的变化信号。例如,为使正、负两个方向信号变化的幅值相同,应将 Q 点设置在集成运放电压传输特性的中点,即Vc/2处,如图3.7.2(a)所示。

图(b)和(c)分别为阻容耦合和直接耦合两种情况下的偏置电路;静态时,u=u=0,由于4个电阻均为 R,阻值相等,故u1=uN=Vcc/2,如果正、负两个方向信号变化的幅值不同,可通过调整偏置电路中电阻阻值来调高或调低Q 点。

四、消除自激振荡

为防止电路产生自激振荡①,且消除各电路因共用一个电源相互之间所产生的影响,应在集成运放的电源端加去耦电容;“去耦”是指去掉联系,一般去耦电容多用一个容量大的和一个容量小的电容并联在电源正、负极。

  • 分享到:

 

猜你喜欢

  • 新闻
  • 新品
  • 方案

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow