中国电子技术网

设为首页 网站地图 加入收藏

 
 

浅谈RL78系列的注意事项和对噪声的对策

关键词:RL78系列 电容器

时间:2021-08-25 09:27:03      来源:网络

本应用笔记介绍了RL78系列的注意事项和对噪声的对策。它描述了RESET引脚和时钟IO引脚在PCB上的最短布线长度,VSS线和VDD线之间的旁路电容器的连接,模拟输入引脚的布线以及诸如大电流信号线和避免电位水平经常变化的信号线。

本应用笔记介绍了RL78系列的注意事项和对噪声的对策。它描述了RESET引脚和时钟IO引脚在PCB上的最短布线长度,VSS线和VDD线之间的旁路电容器的连接,模拟输入引脚的布线以及诸如大电流信号线和避免电位水平经常变化的信号线。

最短接线长度

印刷电路板上的布线可以用作天线,从而将噪声吸引到MCU中。总布线长度越短(以毫米为单位),MCU吸收噪声的可能性就越小。

(RESET)’引脚

的接线请使连接到(RESET)’引脚的接线的长度尽可能短。在(RESET)’引脚和VSS引脚之间连接电容器,以及将复位IC连接到其对应的引脚时,导线长度应特别短(在20 mm以内)。

原因:

输入(RESET)引脚的脉冲宽度取决于时序要求。如果将脉冲宽度短于标准宽度的噪声输入到(RESET)’引脚,则在完全初始化MCU的内部状态之前释放复位。这可能会导致程序失控。


(RESET)’引脚的接线时钟输入/输出引脚的接线

使连接到时钟I / O引脚的布线的长度尽可能短

使与振荡器连接的电容器的接地线与MCU的VSS引脚之间的配线长度(20 mm以内)尽可能短。


时钟输入/输出引脚的接线

原因:

如果噪声进入时钟输入/输出引脚,则时钟波形可能不稳定。这可能会导致程序故障或程序失控。同样,如果电位差是由MCU的VSS电平和振荡器的VSS电平之间的噪声引起的,则正确的时钟将不会输入到MCU中。

旁路电容跨VSS线和VDD线的连接

如下所述,在VSS线和VDD线之间连接大约0.1 µF的旁路电容器:

在VSS引脚和VSS引脚之间以相等的长度连接一个旁路电容器
用尽可能短的连线在VSS引脚和VDD引脚之间连接一个旁路电容器
对于VSS和VDD线,使用直径比其他信号线大的线
通过旁路电容器将电源线连接到VSS引脚和VDD引脚。


跨过Vss线和VDD线的旁路电容器接线至模拟输入引脚

将大约100Ω至1kΩ的电阻连接到模拟信号线,该信号线串联连接到模拟输入引脚。电阻应尽可能靠近单片机连接。

在模拟输入引脚和VSS引脚之间插入一个大约1000 pF的电容器,并使其尽可能靠近VSS引脚。模拟输入引脚和电容器之间的导线以及VSS引脚和电容器之间的导线应等长。


模拟信号线,电阻器和电容器

原因:

输入到模拟输入引脚的信号通常是来自传感器的输出信号。大多数检测事件的传感器都放置在离已安装MCU的板上较远的位置。模拟输入引脚的接线不可避免地会更长。这种较长的布线用作天线,将噪声吸引到MCU中,从而对模拟输入引脚产生噪声。

  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow