“本应用笔记介绍了使用外部微处理器参考振荡器 (RO) 的 TH7122x 收发器。它提出了一个基于皮尔斯拓扑的典型微处理器时钟振荡器和参考信号所需的典型电平。
”本应用笔记介绍了使用外部微处理器参考振荡器 (RO) 的 TH7122x 收发器。它提出了一个基于皮尔斯拓扑的典型微处理器时钟振荡器和参考信号所需的典型电平。
TH7122x 具有可编程 R 和 N 分频器,并且芯片不提供任何数据同步或时钟恢复信号。因此,只有它们的范围限制了分频器的设置、信道间隔的频率考虑和最大参考频率。EVB7122x 评估板通常使用 7.1505 MHz 晶振作为参考振荡器,因为这是使用 R 和 N 计数器的整数值在发射和接收中调谐 315、433.92、868.3 和 915 MHz 的良好折衷方案。这使它具有独特的功能,即可以通过板上的跳线设置这些频率。
在使用内部参考振荡器的可编程模式下,参考频率可以从 3 MHz 到 12 MHz。由于 R 计数器的范围是 4 到 1023,因此频率必须具有以下限制:
4leq 压裂{f_ {RO}}{f_ {R}}leq 1023
其中 fR 是通道间隔或参考频率,fRO 是晶体振荡器的频率。另外,请记住 VCO 的频率可以表示为:
f_ {VCO}=Ncdot f_ {R} = N cdot frac{f_ {RO}}{R}
如果向 RO 输入(引脚 10)提供外部参考,则频率范围为 1 MHz 至 16 MHz。这完全属于几乎所有微处理器参考的范围,因此微处理器和 TH7122x 可以使用相同的晶体。在许多应用中,这可以显着节省成本。晶体容差必须适合收发器应用的频率要求,这一点很重要。如果在 ASK 模式下使用,容差通常并不重要,在大多数情况下,50 ppm 或 100 ppm 的晶体应该足够了。但是,对于 FSK 操作,中心频率通常必须在中心频率的 10 kHz 至 20 kHz 范围内,因此容差应至少为 20 ppm。大多数标准微处理器晶体规定为 50 ppm。
基于皮尔斯拓扑的典型微处理器时钟振荡器如图 1 所示:
反相器的输出从地摆动到 VCC,输入通常也是如此。可以将 TH7122x 的 RO 引脚直接连接到振荡器输出,但电平远高于收发器要求的电平,如果它们在 PCB 上相距一定距离,高电平时钟信号可能会辐射谐波或耦合时钟信号进入附近的走线。
向 TH7122x 提供参考信号的一种简单方法是使用图 2 中的电路:
C2/C3 分压器为 TH7122x 的引脚 10 提供交流耦合,并被选择以提供所需的电平。C1、C2 和 C3 的串联组合决定了晶体上的负载。
当 TH7122x 与外部参考一起使用时,B 字中的 ROMIN 和 ROMAX 电流设置应设置为 0。这将关闭参考振荡器幅度调节。
分享到:
猜你喜欢