中国电子技术网

设为首页 网站地图 加入收藏

 
 

针对pcb设计中各种不同区域的设计

关键词:PCB PCB设计 布线

时间:2020-10-23 09:41:46      来源:网络

设计过PCB的小伙伴都知道,我们在进行pcb设计的时候,需要根据不同的PCB板结构以及一些电子产品的需求来进行各种不同区域的设计,包括允许布局区域设计、禁止布局区域设计。允许布线区域设计等等。

设计过PCB的小伙伴都知道,我们在进行pcb设计的时候,需要根据不同的PCB板结构以及一些电子产品的需求来进行各种不同区域的设计,包括允许布局区域设计、禁止布局区域设计。允许布线区域设计等等。在allegro设计中,设置这些就在Areas,如图所示。

各类布局布线区域示意图

Ø 在Allegro软件中有Route Keepout、Route Keepin、Package Keepout、Package Keepin、Via Keepout等多种类型的区域进行设置,对PCB工程师的设计进行辅助,每一个的具体的含义如下所示:

l Route Keepout:表示的是在设置的这个区域进行布线操作,包括禁止走线、铺铜、打孔;

l Route Keepin:表示的是在设置的这个区域进行布线操作,包括允许走线、铺铜、打孔,

l Package Keepout:表示的是设置的这个区域禁止放置超高的器件,默认为不允许放置任何元器件,可设置允许放置元器件的高度,需要与元器件的封装进行配合使用;

l Package Keepin:表示是的设置的这个区域可以放置元器件,在PCB板框确定后,可以设置比板框内缩一定宽度的Package Keepin区域,这样在放置元器件的时候,不要太靠近板边,提高可制造性;

l Via Keepout:表示的是设置的这个区域内不允许打孔;

l Shape Keepout:表示的是设置的这个区域不运行铺铜。

  • 分享到:

 

猜你喜欢

  • 主 题:英飞凌XMC4000支持EtherCAT®通讯的伺服/IO控制方案介绍
  • 时 间:2024.04.25
  • 公 司:英飞凌&骏龙科技

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow